24小時聯(lián)系電話:18217114652、13661815404
中文
行業(yè)資訊
怎樣在pcb中手動布線?
除了元器件的選擇和電路設(shè)計外,良好的PCB 布線在電磁兼容性中也是一個十分重要的因素。
由于PCB是系統(tǒng)的固有成分,在PCB 布線中增強電磁兼容性不會給產(chǎn)品的最終完成帶來任何附加費用。一、地線與電源線的布線 在PCB的布線工作中,地線與電源線的布置對于整個PCB設(shè)計的成功起著至關(guān)重要的作用。鑒于其重要性,地線和電源線的布線工作一般安排在其他線路布線之前完成,當然,如果在布線過程中有預(yù)見性的預(yù)留地線與電源線的空間,將地線與電源線的布線工作留待最后進行也是一個不錯的選擇。1、電源線、地線以及其他線路對高頻信號應(yīng)保持低阻抗。在頻率很高的情況下,電源線、地線以及其他線路都會成為接收與發(fā)射騷擾的小天線。降低這種騷擾的方法除了加濾波電容外,更值得重視的是減小電源線、地線以及其他線路本身的高頻阻抗。因此,各種PCB線路要短而粗,同時線條要均勻。2、單面板和雙面板用單點接電源和單點接地,如果布局允許,電源線和地線最好采用井字形網(wǎng)狀布線結(jié)構(gòu),具體做法是PCB的一面橫向布線,另一面縱向布線,然后在交叉孔處用金屬化孔相連。3、對A/D類器件,數(shù)字部分與模擬部分地線寧可統(tǒng)一也不要交叉。4、當電路需要不止一個電源供給時,需要采用接地將每個電源分離開。但是在單層PCB 中多點接地是不可能的,一種解決方法是把從一個電源中引出的電源線和地線同其他的電源線和地線分隔開,這同樣有助于避免電源之間的噪聲藕合。二、重要線路的布線 重要線路包括時鐘、復(fù)位以及弱信號線等 1、用地線將時鐘區(qū)圈起來,時鐘線盡量短;石英晶體振蕩器外殼要接地;石英晶體下面以及對噪聲敏感的器件下面不要走線。2、時鐘、總線、片選信號要遠離 I/0 線和接插件,時鐘發(fā)生器盡量靠近到用該時鐘的器件。3、時鐘信號線最容易產(chǎn)生電磁輻射干擾,走線時應(yīng)與地線回路相靠近,時鐘線垂直于I/0線比平行I/O線干擾小。4、弱信號電路,低頻電路周圍不要形成電流環(huán)路。5、模擬電壓輸入線、參考電壓端一定要盡量遠離數(shù)字電路信號線,特別是時鐘。三、PCB 布線的通用規(guī)則 在進行PCB布線的過程中,設(shè)計人員需要遵循一些通用規(guī)則,這樣才能夠完成一個好的PCB布線。通常,PCB布線的通用規(guī)則如下: 1、由于瞬變電流在線路上所產(chǎn)生的沖擊干擾主要是由線路的電感造成的,因此應(yīng)盡量減小線路的電感。線路的電感與其長度成正比,與其寬度成反比,因而短而寬的線路對抑制干擾是有利的。關(guān)鍵的信號線要盡量粗,并在兩邊加上保護地,高速線要短而直,導(dǎo)線的寬度不要突變。2、任何信號都不要形成環(huán)路,如不可避免,要讓環(huán)路區(qū)盡量小。3、PCB盡量使用45o折線而不要采用90o折線布線,這樣可以減小高頻信號對外的發(fā)射與耦合。4、一般采用平行的走線可以減少導(dǎo)線電感,但導(dǎo)線之間的互感和分布電容會增加。為了抑制PCB線路之間的串擾,在設(shè)計布線時應(yīng)盡量避免長距離的平行走線,盡可能拉開線與線之間的距離,信號線與地線及電源線盡可能不交叉。在一些對干擾十分敏感的信號線之間設(shè)置一根接地的線路,可以有效地抑制串擾。5、布線盡可能把具有同一輸出電流,而方向相反的信號利用平行布局方式來消除相應(yīng)的磁場干擾。6、發(fā)熱元件周圍或大電流通過的引線應(yīng)盡量避免使用大面積銅箔,否則,長時間受熱時,易發(fā)生銅箔膨脹和脫落現(xiàn)象。必須用大面積銅箔時,最好用柵格狀,這樣有利于銅箔與基板間粘合劑受熱產(chǎn)生揮發(fā)性氣體的排出。7、焊盤中心孔的直徑要比器件引線直徑稍大一些。焊盤太大易形成虛焊。8、在 PCB 中,沒有用到的區(qū)域最好由一個大的接地面來覆蓋的,以此提供屏蔽和增 加去耦能力。